SJ 50597.44-1997 半导体集成电路JB42型调制解调器详细规范

ID

43137A27D4EB4722BB84EBE82CDD3F85

文件大小(MB)

0.82

页数:

19

文件格式:

pdf

日期:

2024-7-28

购买:

购买或下载

文本摘录(文本识别可能有误,但文件阅览显示及打印正常,pdf文件可进行文字搜索定位):

SJ,中华人民共和国电子行业军用标准,FL 5962 SJ 50597/44-97,半导体集成电路,JB42型调制解调器详细规范,Semiconductor integrated circuits,Detail specification for type JB42 modulator/deihodidator^,1997H6J7 发布 1997.10实施,中华人民共和国电子工业部批准,www. bzfxw. com 下载,目 次,1 m.,1.1 主题內容.,1.2 适用范围,1.3 分类..,1.4 绝对最大额定值……,1.5 推荐工作条件,2引用文件,3要求.,3.1 详细要求.,3.2 设计、结构和外形尺寸,3.3 引线材料和皱涂……,3.4 电特性,3.5 电试黯要求..,3.6 标志,4质量保证规定,4.1 抽样和检验,4.2 筛选,4.3 鉴定检验..,4.4 质量一致性检验..,4.5 检验方法..,5交货准备.,5.1包装要求..,6说明事项.,6.1 订货资料..,6.2 缩写词、符号和定义-,6.3 替代性.,6.4 设计保证参数.,\JZ \7 \)/ VI/ \J/ \17 \JZ \JZ \J. \7 \/ \)/ \?z \JZ \J/ \J-,1,1,2,2,2,2,2,2,4,4,5,0,0,0,0,2,2,/l\ z?\ /t\ /(\ 7<\ /(\ /t\ /(\ zl\ /<\ /f\ 1 1 1 1,1,1,16),\7 \J/ \J/ XJZ \7 ), X7,6,6,6,6,6,6,7,1,1,1,1,1,1,1,/f\ /t\ /1* /f\ /IV /f\ /l\,中华人民共和国电子行业军用标准,半导体集成电路,JB42型调制解调器详细规范,Semiconductor inrgrated circuits,Detail specification for type JB42 modulator/demodulator,SJ 50597/44-97,范围,1.I 主题内容,本规范规定了半导体集成电路JB42型调制解调器(以下简称器件)的详细要求,1.2 适用范围,本规范适用于器件的研制、生产和采购,1.3 分类,本规范给出的器件按器件型号、器件等级和封装形式分类,1.3.1 器件编号,器件编号应符合GJB 597A-96(半导体集成电路总规范》第3.6.2条的规定,1.3.1.1 器件型号,器件型号如下:,器件型号’ 器件名称,JB42 调制解调器,1.3.1.2 器件等级,器件等级应为GJB 597A- 96第3.4条规定的B级和B1级,1.3.1.3 封装形式,封装形式应按GB/T 7092 - 93(半导体集成电路处形尺寸》的规定,封装形式如下:,类 别外形代号,D D14S2(14引线陶瓷双列封装),中华人民共和国电子工业部1997-06-17发布1997-10-01 实施,-1 -,SJ 50597/44-97,1.4 绝对最大额定值,绝对最大额定值如下:,项 目符 号,数 值,单 位,最 小最 大,正电源电压Vcc —— 14 V,负电源电压Vee -12 — V,贮存温度丁“ -65 150 匕,结 温T, 一175 V,引线耐焊接温度,(30s),一300 V,共模输入电压幅度%kM(PP) 一5 V,差分输入幅度,V8-V10 一5 V,v,-v4 — 士(5+ムん) V,功 耗Pd 一575 mW,1.5 推荐工作条件,推荐工作条件如下:,2引用文件,项 目符号,数 值,单位,最小最大,正电源电压Vcc 8 12 V,负电源电压Vee -8 -6 V,工作环境温度Ta -55 125 V,GB 3431.1—82,GB 3431.2—86,GB/T 7092—93,GJB 548A—96,GJB 597A—96,半导体集成电路文字符号电参数文字符号,半导体集成电路文字符号引出端功能符号,半导体集成电路外形尺寸,微电子器件试验方法和程序,半导体集成电路总规范,3要求,3.I 详细要求,各项要求应按GJB 597A和本规范的规定,3.2 设计、结构和外形尺寸,设计、结构和外形尺寸应按GJB 597A和本规范的规定,3.2.1 引出端排列,-2 -,SJ 50597/44-97,引出端排列应符合图1的规定。引出端排列为俯视图,3) 31,注:1)该端为信号输入端,2)该端为增益调节端,3)该端为载波输入端,图1引出端排列,3.2.2电路图,电路图应符合图2规定,图2电路图,3,下载,SJ 50597/44-97,3.2.3封装形式,封装形式应按本规范1 . 3.1.3条的规定。外形应符合图2的规定,3.3 引出端材料和镀涂,引出端材料和镀涂应按GJB 597A第3.5.6条的规定,3.4 电特性,电特性应符合表1的规定,表1电特性,注;ル为信号频率,/"c为载波频率,%(rms)为信号幅度,Vc(rms)为载波幅度,特 性符号,条 件,(若无其他规定,见图4,图5,图6,图7, TA = 25t,JRE = 0.5kV, Vcc= 12V, %e = -8V,厶=1.OmA),规范值,单位,最小最大,载波馈通VcFT,(rms),Vc- 50mV(rms) fc=60MHz 正弦波,失调调零,—— 250,载波抑制比,(载波调零) Kcsr,Vc= 50mV(rms) fc= 60MHz 正弦波,Vs= 300mV(rms) /s= 1MHz 正弦波,35 一dB,信号抑制比,(载波调零) K§sr,Vc=50……

……